Skip to main content
Centres i Instituts de recerca UAB
Universitat Autònoma de Barcelona
Centre d'Accessibilitat i Intel·ligència Ambiental de Catalunya (CaiaC)
About us
Location
Members
Former members
Research & Development
R&D Lines
Research groups
Publications
Projects
Resources
Technology Transfer
Technologies
Projects
Services for Companies
LaMPES
Clients & partners
Spin-offs
Training
Join us
Publicacions
Found 23 results
Author
Title
Type
[
Year
]
Filters:
Author
is
Castells-Rufas, D
[Clear All Filters]
2005
D. Castells-Rufas
,
Pons, E.
, and
Carrabina, J.
,
“
Implementación de un sistema OCR en FPGA
”
,
V Jornadas de Computación Reconfigurable y Aplicaciones. JCRA 2005. Integrado en CEDI2005.
. Granada , 2005.
M. Montón
,
Castells-Rufas, D.
,
Portero, A.
, and
Carrabina, J.
,
“
Implementación SystemC sintetizable de un procesador asociativo para elalgoritmo de Dijkstra
”
,
V Jornadas de Computación Reconfigurable y Aplicaciones. JCRA 2005. Integrado en CEDI2005.
Granada, 2005.
L. Ribas-Xirgo
,
Castells-Rufas, D.
,
Montón, M.
, and
Carrabina, J.
,
“
A Rapid Sorting Unit based on Programmable Shifting Register Files
”
,
XX Conference on Design of Circuits and Integrated Systems. (DCIS)
. Lisboa, 2005.
2004
B. Martínez
,
Tarruella, I.
,
Castells-Rufas, D.
, and
Carrabina, J.
,
“
Adaptación de un Driver WLAN Linux a la Arquitectura NIOS-Avalon
”
,
FPGAs: COMPUTACIÓN Y APLICACIONES
. 2004.
D. Castells-Rufas
,
Farré, J.
, and
Carrabina, J.
,
“
Experimentación con el Lenguaje JHDL
”
,
FPGAs: COMPUTACIÓN Y APLICACIONES
. 2004.
J. Carrabina
,
Ribas, L.
,
Castells-Rufas, D.
, and
Navas, (eds.)O.
,
FPGAs: COMPUTACIÓN Y APLICACIONES
. 2004.
L. Ribas
,
Castells-Rufas, D.
, and
Carrabina, J.
,
“
A Linear Sorter Core based on a Programmable Register File
”
,
Proc. of XIX Conference on Design of Circuits and Integrated Systems
. Bordeaux, France , 2004.
Pages
« first
‹ previous
1
2
3
4
next ›
last »