Publicacions

Found 568 results
[ Author(Desc)] Title Type Year
A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 
C
P. Casanovas, Binefa, X., Gracia, C., Teodoro, E., Galera, N., Blázquez, M., Montón, M., Carrabina, J., Montero, C., Serrano, J., and López, J., The e-Sentencias prototype. Developing ontologies for legal multimedia applications in the Spanish Civil Courts, in Law, Ontologies and the Semantic Web: Channelling the Legal Information Flood, vol. 188, P. Casanovas, Breuker, J., Klein, M., and Francesconi, E., Eds. IOS Press, 2009.
D. Castells-Rufas, Morugó, A., and Carrabina, J., Traducción automática de JHDL a VHDL, VI Jornadas de Computación Reconfigurable y Aplicaciones. JCRA 2006. Cáceres, 2006.
D. Castells-Rufas, Farré, J., and Carrabina, J., Experimentación con el Lenguaje JHDL, FPGAs: COMPUTACIÓN Y APLICACIONES . 2004.
D. Castells-Rufas, Risueño, S., Fernández-Alonso, E., Carrabina, J., and Joven, J., Instruction Set Extensions to Reduce Latency in Soft-Core Clusters, DCIS 2010. Lanzarote, Spain. , 2010.
D. Castells-Rufas, Joven, J., Risueño, S., Fernández-Alonso, E., Carrabina, J., William, T., and Mix, H., MPSoC Performance Analysis with Virtual Prototyping Platforms., PSTI 2010 . San Diego, USA. , 2010.
(eds.)D. Castells-Rufas, Joven, J., Risueño, S., Fernández-Alonso, E., and Carrabina, J., NocMaker: A cross-platform open-source design space exploration tool for networks on chip, INA-OCMC Workshop. Paphos, Cyprus , 2009.
D. Castells-Rufas, Montón, M., Ribas, L., and Carrabina, J., Módulo de Clasificación de Datos con Lógica de Control Mínima, FPGAs: COMPUTACIÓN Y APLICACIONES . 2004.

Pages

Campus d'excel·lència internacional U A B