Publicacions

Found 7 results
Author Title [ Type(Desc)] Year
Filters: Author is Novo, D.  [Clear All Filters]
Conference Proceedings
C. D., Montón, M., Pla, R., Novo, D., Portero, A., Navas, O., Farré, J., Ribas, L., and Carrabina, J., Comparing Design Flows for Structural System Level Specifications facing FPGA Platforms, Proc. of XIX Conference on Design of Circuits and Integrated Systems. Bordeaux, France , 2004.
P. Martí, Novo, D., Serra, M., Ordeix, J., and Carrabina, J., Diseño de un bloque FFT/IFFT con alto grado de paralelismo mediante FPGA, Actas de las 2as Jornadas sobre Computación Reconfigurable y Aplicaciones. Granada, 2002.
M. Serra, Novo, D., Martí, P., and Carrabina, J., Diseño del mòdulo IFFT para un dispositivo lògico programable (FPGA) según el estàndard Hiperlan/2, I Jornades de Codisseny Hardware Sofware. . 84-688-2562-X, ISBN, 2003.
M. Serra, Novo, D., Martí, P., and Carrabina, J., “Equalitzador de canal per a modulacions OFDM segons l’est, I Jornades de Codisseny Hardware Sofware, vol. 26-27. Vic, 2003.
O. Navas, A., P., Novo, D., Carrabina, J., Escrig, J., and Bonamusa, M., Flexible HW/SW Implementation of MPEG Systems using FPGA Platforms, Proc. of XIX Conference on Design of Circuits and Integrated Systems. Bordeaux, France , 2004.
O. Navas, Escrig, J., Bonamusa, M., Novo, D., Carrabina, J., Serra, M., and Martí, P., Metodología de Prototipado Rápido desde Matlab: Herramientas Visuales para Flujo de Datos, FPGAs: COMPUTACIÓN Y APLICACIONES . 2004.
Journal Article
E. Mumbrú, Serra, M., Novo, D., Martí, P., and Carrabina, J., Sistema de Sincronització per l’estàndard Hiperlan/2, I Jornades de Codisseny Hardware Sofware. , vol. 26-27, 2003.
Campus d'excel·lència internacional U A B